verilog - Verilog tranif1 nmos 仿真速度
问题描述
我知道 tranif1(0) 是双向原语, nmos 是单向原语。在模拟速度方面, nmos 和 tranif1 有区别吗?
例如,nmos 比 tranif1 快,因为单向图元模拟计算是双向图元的一半。
这是正确的吗?
解决方案
双向开关仿真可能比单向慢一个数量级。这取决于有多少双交换机可以优化为单交换机,以及构成单个网络的双交换机总数。
请参阅此相关 Q/A。
推荐阅读
- ios - iOS ARKit 指向锚点的指针
- python - Pexpect:无法写入日志文件
- scala - 将内部文件转换为数据帧到另一个数据帧或 RDD
- apache-kafka - 带有 Kafka 和 Zookeeper 的 HBase - 错误:无法从 ZooKeeper 获取主地址
- nlp - 将 Spacy 生成的依赖转换为 CoNLL 格式不能处理多个 ROOT?
- postgresql - 有什么方法可以提高具有多个连接的查询的性能?
- java - 何时使用 ENUM 以及何时使用 ENTITIES 处理域状态?
- python - 将值从一个数据帧处理到另一个数据帧
- google-apps-script - 设置谷歌表以保护以前的行
- tomcat - 如何打开 WSO2 Identity Server 管理控制台?