fpga - SPI 时钟频率与 FPGA 内部时钟频率
问题描述
将 FPGA 视为 SPI 从设备,我读到在 FPGA 上,使用内部时钟对 SPI 时钟进行采样比尝试在逻辑中跨越时钟域更容易。
话虽如此,我有一个 100Mhz 时钟,我正在尝试实现一个 20Mhz SPI 时钟来读取数据。
我遇到了更高 SPI 时钟速率的问题,可能是我的内部 FPGA 时钟太慢了吗?
这引出了我的下一个问题……如果采用将 SPI 时钟与内部 FPGA 时钟同步的方法,FPGA 时钟应该比 SPI 时钟快多少有一个标准吗?
谢谢
解决方案
推荐阅读
- c# - 如何链接 MediaPlayerElement 和 ComboBox
- docker - 如何在注入 docker 容器之前评估主机上的环境变量 bash 表达式?
- javascript - 当我将鼠标悬停在边框上时,如何使边框变大?
- php - 尝试使用 SSL 读取大消息时,通过 Stomp 与 Artemis 的连接中断
- visual-studio - 为什么我的程序总是在 mfc140d.dll 中抛出访问冲突异常?
- sql - PostgreSQL - 如何动态投射?
- php - 如何内爆多维数组?
- excel - 引用 Excel 时,AutoCAD 中的 VBA 错误不一致
- django - 未找到带有关键字参数“{'pk': '2'}' 的“post_list”的反向操作。尝试了 1 种模式:['$']
- c++ - Qt 错误在 linux ubuntu 16.04 上找不到 -lQtCore -lQtGui -lQtTest -QtOpenGl -lcore