python - 将串行数据发送到 ZedBoard 上的 FPGA 设计
问题描述
我已经为 UART 创建了一个接收器设计。在测试台上使用刺激进行测试确实显示了正确的功能。我现在要尝试的是在真实硬件上对其进行测试,但我不确定如何能够以特定波特率将数据从 PC 串行发送到 FPGA。
二进制输入的所需输出data_out_sim
(显示为 ASCII)data_in_sim
人们一直在提到使用pySerial,但我不确定如何在代码和硬件设计之间建立联系。
解决方案
这不是一个特别明确的问题。
一种常见的方法是使用 FTDI 电缆或类似的 USB 到 UART 桥接器
推荐阅读
- oracle - 双重会员运营商是做什么的?
- c - Simulink Embeded Coder 生成的 C 代码中定义的“rtmGetU”的目的是什么
- jquery - 如何隐藏最近
使用 jquery 动态生成且没有任何类或 id 的标签
- javascript - 如何用 reactJS 过滤?
- c# - 如何通过表单传递集合数据?
- r - 如何避免使用 shinyWidgets 下拉列表和数据表折叠
- c# - 每 n 分钟调用一次 Azure Continuous Webjob 中的函数
- r - 如何总结数据框中的相同单元格?
- c++ - 如何使用类成员函数作为默认值
- excel - 基于标题的列选择和排序列位置